设为首页收藏本站|繁體中文 快速切换版块

 找回密码
 立即加入
搜索
查看: 1242|回复: 0

印制电路板的可靠性设计

[复制链接]
  • TA的每日心情
    郁闷
    2018-2-14 13:39
  • 签到天数: 3 天

    连续签到: 1 天

    [LV.2]偶尔看看I

    累计签到:3 天
    连续签到:1 天
    发表于 2010-9-12 07:51:53 | 显示全部楼层 |阅读模式

    马上加入,结交更多好友,共享更多资料,让你轻松玩转电力研学社区!

    您需要 登录 才可以下载或查看,没有账号?立即加入

    ×
    印制电路板的可靠性设计(一)   }' |- o, Z" {8 H+ a5 h3 a) S& g

    9 z8 r5 L$ ~4 U6 Z- h 目前电子器材用于各类电子设备和系统仍然以印制电路板为主要装配方式。实践证明,即使电路原理图设计正确,印制电路板设计不当,也会对电子设备的可靠性产生不利影响。例如,如果印制板两条细并行线靠得很近,则会形成信号波形的延迟,在传输线的终端形成反射噪声。因此,在设计印制电路板的时候,应注意采用正确的方法。
    * E; y$ ?( a% J, d; p2 L; {  一、 地线设计
    $ ^, k0 v" d3 r, I" I! a) u6 d& A- Q, c0 R0 @5 \
      在电子设备中,接地是控制干扰的重要方法。如能将接地和屏蔽正确结合起来使用,可解决大部分干扰问题。电子设备中地线结构大致有系统地、机壳地(屏蔽地)、数字地(逻辑地)和仿真地等。在地线设计中应注意以下几点:5 R/ e* a; f" z) {( ^- c

    4 A1 s7 L$ E& @% p5 ~& a  1. 正确选择单点接地与多点接地( z3 K* H0 K& K3 @' t
    2 E. a7 J/ u# ]9 _* y6 J* T) ]
      低频电路中,信号的工作频率小于1MHz,它的布线和器件间的电感影响较小,而接地电路形成的环流对干扰影响较大,因而应采用一点接地。当信号工作频率大于10MHz时,地线阻抗变得很大,此时应尽量降低地线阻抗,应采用就近多点接地。当工作频率在1~10MHz时,如果采用一点接地,其地线长度不应超过波长的1/20,否则应采用多点接地法。7 \* B( y: ~' c# y* Z

    * D; q; f7 S# T& V  2. 将数字电路与仿真电路分开: }6 K/ T$ _8 T+ O6 A1 U8 u; w
    & t1 Y2 c: U- h
      电路板上既有高速逻辑电路,又有线性电路,应使它们尽量分开,而两者的地线不要相混,分别与电源端地线相连。要尽量加大线性电路的接地面积。   
    9 p7 W% G/ s' A! N8 C/ ?* R     3. 尽量加粗接地线2 i2 h  v0 g- J7 \. B/ e
    9 }2 C- ]" b- }1 X6 S9 `
      若接地线很细,接地电位则随电流的变化而变化,致使电子设备的定时信号电平不稳,抗噪声性能变坏。因此应将接地线尽量加粗,使它能通过三位于印制电路板的允许电流。如有可能,接地线的宽度应大于3mm。7 a. c4 [7 Y+ \  t
    . \5 v0 }7 I6 \, R: v$ `2 K1 N7 k4 |8 \4 u
      4. 将接地线构成死循环路6 O* B+ |0 s3 T: U3 z6 S! j

    4 G; M& @( P6 \  X& `" z  设计只由数字电路组成的印制电路板的地线系统时,将接地线做成死循环路可以明显的提高抗噪声能力。其原因在于:印制电路板上有很多集成电路组件,尤其遇有耗电多的组件时,因受接地线粗细的限制,会在地结上产生较大的电位差,引起抗噪声能力下降,若将接地结构成环路,则会缩小电位差值,提高电子设备的抗噪声能力。   
    4 F* r7 d! y" d5 `& @
    3 e- R( r1 ?( j% d" M二、电磁兼容性设计( f0 \2 ^: c' E: o' ]: {" Y4 G
    ' _- S3 a2 E& ?: h
      电磁兼容性是指电子设备在各种电磁环境中仍能够协调、有效地进行工作的能力。电磁兼容性设计的目的是使电子设备既能抑制各种外来的干扰,使电子设备在特定的电磁环境中能够正常工作,同时又能减少电子设备本身对其它电子设备的电磁干扰。
    + t) U% Y5 y8 z: M. d3 J; I
    3 |# T8 |7 n5 ^/ w0 O  1. 选择合理的导线宽度由于瞬变电流在印制线条上所产生的冲击干扰主要是由印制导线的电感成分造成的,因此应尽量减小印制导线的电感量。印制导线的电感量与其长度成正比,与其宽度成反比,因而短而精的导线对抑制干扰是有利的。时钟引线、行驱动器或总线驱动器的信号线常常载有大的瞬变电流,印制导线要尽可能地短。对于分立组件电路,印制导线宽度在1.5mm左右时,即可完全满足要求;对于集成电路,印制导线宽度可在0.2~1.0mm之间选择。, g/ p1 o% x4 B1 n  }* L7 C7 a

    + }  w# v" T1 S4 f4 G6 Q  2. 采用正确的布线策略采用平等走线可以减少导线电感,但导线之间的互感和分布电容增加,如果布局允许,最好采用井字形网状布线结构,具体做法是印制板的一面横向布线,另一面纵向布线,然后在交叉孔处用金属化孔相连。 为了抑制印制板导线之间的串扰,在设计布线时应尽量避免长距离的平等走线,尽可能拉开线与线之间的距离,信号线与地线及电源线尽可能不交叉。在一些对干扰十分敏感的信号线之间设置一根接地的印制线,可以有效地抑制串扰。   
    1 f1 S; D& M# Q1 W' ]  {/ [7 `
    : N8 K) t7 h! o6 a6 T为了避免高频信号通过印制导线时产生的电磁辐射,在印制电路板布线时,还应注意以下几点:+ d5 _0 P$ {4 l; N  o$ v
    + o  Z# P7 j# R# p7 G" J. m
    尽量减少印制导线的不连续性,例如导线宽度不要突变,导线的拐角应大于90度禁止环状走线等。
    ! {: t. F: G+ V9 E( T时钟信号引线最容易产生电磁辐射干扰,走线时应与地线回路相靠近,驱动器应紧挨着连接器。 ' V5 y/ I1 u% Q" [6 V
    总线驱动器应紧挨其欲驱动的总线。对于那些离开印制电路板的引线,驱动器应紧紧挨着连接器。   C4 w0 T, s% M. J) k( v9 q( w
    数据总线的布线应每两根信号线之间夹一根信号地线。最好是紧紧挨着最不重要的地址引线放置地回路,因为后者常载有高频电流。 $ S3 W$ |6 P6 h9 M' t
    在印制板布置高速、中速和低速逻辑电路时,应按照图1的方式排列器件。
    7 M5 x% n. g0 [/ U1 D   3.抑制反射干扰为了抑制出现在印制线条终端的反射干扰,除了特殊需要之外,应尽可能缩短印制线的长度和采用慢速电路。必要时可加终端匹配,即在传输线的末端对地和电源端各加接一个相同阻值的匹配电阻。根据经验,对一般速度较快的TTL电路,其印制线条长于10cm以上时就应采用终端匹配措施。匹配电阻的阻值应根据集成电路的输出驱动电流及吸收电流的最大值来决定。
    "真诚赞赏,手留余香"
    还没有人打赏,支持一下
    楼主热帖
    帖文化:【文明发帖 和谐互动】 社区精神:【创新、交流、互助、共享】
    您需要登录后才可以回帖 登录 | 立即加入

    本版积分规则

    招聘斑竹

    小黑屋|手机版|APP下载(beta)|Archiver|电力研学网 ( 赣ICP备12000811号-1|赣公网安备36040302000210号 )|网站地图

    GMT+8, 2025-5-15 13:39

    Powered by Discuz! X3.5 Licensed

    © 2001-2025 Discuz! Team.

    快速回复 返回顶部 返回列表