ee_wei 发表于 2012-3-26 23:45:13

为什么fixload在0.2s候会有一个较大的增加?

本帖最后由 ee_wei 于 2012-3-26 23:48 编辑

电源为ideal模式,50hz
用multimeter测量,fixload的P和Q,smooth time设置为0.02
fixload是按常规静态负荷模型设定的,dp/dv=0.85,dq/dv=3,dp/df=1.3,dq/df=-2
仿真到0.2s时P和Q有一个较大的增长,不知道为什么?

只有将负荷看成是线性的,即dp/dv=dq/dv=2设置,负荷才是稳定的,没有上述现象,求解!

wlm_28 发表于 2012-3-27 08:32:23

没有做过,等待解答

moonglaive 发表于 2012-3-27 13:18:30

本帖最后由 moonglaive 于 2012-3-27 13:46 编辑

说明里面的

If used in a 3-phase, single-line mode, the RLC values of all phases are changed when the voltage of any one of the phases goes through a zero crossing.The load remains in constant impedance form until 10 cycles of the fundamental frequency is passed.

10个周波正好就是0.2s

ee_wei 发表于 2012-4-18 17:45:33

回复 3# moonglaive


    谢谢~
看得还不是很明白,能否说的再详细些!
还有如下疑问:
1.电源电压和频率都与fixedload的额定电压,频率相同的,就算我的dp/dv等参数不为0,负载也不应该有所变化呀?
2.tourial example中的fixedload例程好像没有这个问题
3.无论设置单相还是3相负载,只要是dp/dv,dq/dv不等于2,都会出现0.2s负载变化的问题

pscad好复杂呀~
页: [1]
查看完整版本: 为什么fixload在0.2s候会有一个较大的增加?

招聘斑竹